晶振功耗及低功耗設(shè)計(jì)方案
發(fā)表于 2026-03-19 02:44無(wú)源晶振:低功耗方案
無(wú)源晶振本身不消耗電流,但為了實(shí)現(xiàn)系統(tǒng)整體低功耗并保持穩(wěn)定可靠,晶振仍需優(yōu)化其工作特性:既能在較低激勵(lì)功率下可靠起振,又能在整個(gè)工作過(guò)程中保持頻率穩(wěn)定。在實(shí)際設(shè)計(jì)中,還需注意無(wú)源晶振與時(shí)鐘芯片的兼容性。對(duì)于低功耗應(yīng)用,建議選用電壓為1.8V的時(shí)鐘芯片。否則,僅通過(guò)降低激勵(lì)功率或減小負(fù)載電容,可能會(huì)導(dǎo)致晶振起振困難,甚至無(wú)法振蕩。
有源晶振:低功耗方案
晶振的控制方式也會(huì)影響功耗: - OE(Output Enable):關(guān)閉輸出時(shí),晶振內(nèi)部仍然振蕩,功耗幾乎不變,主要用于控制輸出端口。 - ST(Stand-by / Power Down):晶振內(nèi)部振蕩停止,電流降至微安級(jí),可降低功耗。 在低功耗系統(tǒng)中,結(jié)合低電壓晶振和ST模式,可以將晶振功耗降到最低。